

关于一个高可靠性的体系模块规划,晶体的挑选很重要,特别规划带有睡觉唤醒(往往用低电压以求低功耗)的体系。
这是由于低供电电压使供给给晶体的鼓励功率削减,形成晶体起振很慢或底子就不能起振。这一现象在上电复位时并不特别显着,原因时上电时电路有满足的扰动,很简略树立振动。在睡觉唤醒时,电路的扰动要比上电时小得多,起振变得很不简略。在振动回路中,晶体既不能过鼓励(简略振到高次谐波上)也不能欠鼓励(不简略起振)。晶体的挑选至少必定要考虑:谐振频点,负载电容,鼓励功率,温度特性,长时刻安稳性。
电阻RS常用来避免晶振被过火驱动。过火驱动晶振会逐渐损耗削减晶振的触摸电镀,这将引起频率的上升。可用一台示波器检测OSC输出脚,假如检测一十分明晰的正弦波,且正弦波的上限值和下限值都契合时钟输入需求,则晶振未被过火驱动;相反,假如正弦波形的波峰,波谷两头被削平,而使波形成为方形,则晶振被过火驱动。
这时就需求用电阻RS来避免晶振被过火驱动。判别电阻RS值巨细的最简略的方法便是串联一个5k或10k的微调电阻,从0开端渐渐调高,一直到正弦波不再被削平停止。经过此方法就可以找到最接近的电阻RS值。
(1):由于每一种晶振都有各自的特性,所以最好按制造厂商所供给的数值挑选外部元器件。
(2):在答应范围内,C1,C2值越低越好。C值偏大虽有利于振动器的安稳,但将会添加起振时刻。
(3):应使C2值大于C1值,这样可使上电时,加速晶振起振。晶振的输入端的电阻是C1。
可是一般的用法仍是要要点参阅芯片的DATASHEET.晶振就怕是多少K的,不爱起振.要不便是起振慢,必定看材料,不换瞎换东西,要不也 是白费.最好先把电压弄安稳.要不或许影响的 .还有上电复位.